已回答假定已回答

频谱上出现在AD9361外部时钟的倍数上出现干扰的问题;

lee@lxx 在 2015-11-25 詢問的問題
最後回覆由oceancjc_adi於2015-12-29提供

自己做的AD9361板子,利用RX1A作为接受(采用单端),AD9361的时钟采用开发板中的无源40MHz晶体,频谱利用自己开发的上位机可以观测,那么将会在在40MHz时钟的倍数上出线一个干扰信号A,AD9361-1.png
反而比有用信号B要强,我现在利用信号源为AD9361提供外时钟测试是否是晶振泄露引起的,发现随着我提供39M/44.5504M/45M/54/60/64M/65/70M80/的时钟频率,带宽设置5MHz,中心频点是595MHz,只有在39M/44M/45/55/65M/70M/这些时钟上,A点的干扰才会消失,其余频点时钟,A点都存在,只是幅度有差异,想知道是不是我的时钟泄露影响的。 

結果