已回答假定已回答

配置为接收模式,能否用AD9361内部FIR代替外部FPGA中的FIR?

truy203@163.com 在 2015-11-27 詢問的問題
最後回覆由sfsgyb於2017-1-8提供

您好,我们现在想尽量用AD9361中的资源,这样可以节约外部硬件资源。遇到了这个问题,AD9361应该怎么配置好?

当配置为FDD 2R1T DDR FIR为128阶时,为何FPGA通过P0直接采集到的IQ信号与再经过FPGA内部FIR后进行对比,前者没有后者曲线平滑?  实际解调出来后外部加FIR不加FIR要好3dB左右。

我也用matlab生成过FIR系数配置,还用quartus里面的FIR IP核生成FIR系数配置,但结果都不理想。

 

 

AD9361的配置如下:

FIR配置.png

 

FPGA中用SignalTap采集到的I路信号,外部不加FIR与加FIR对比: 外部不加FIR采集到的I信号没有加FIR后采集到的信号曲线平滑

FIR.png

結果