已回答假定已回答

AD9361 RX&TX QEC 校准问题

cdrft2 在 2016-1-27 詢問的問題
最後回覆由oceancjc_adi於2016-3-7提供

For RX Channel:

我们知道AD9361对于RX通道有三种校准选项:

1. RF DC Offset校准

2. BB DC Offset校准

3. RX QEC 校准

 

我对他们的理解是:

1. RF DC Offset校准:起什么作用?

2. BB DC Offset校准:校准RX通道的类似LO leakage

3. RX QEC 校准:校准镜像频率

Untitled.jpg

 

我的理解是:即使RF通道有些许的DC offset,这些offsset电压通过解调器后变成了和本振频率一样的信号,能够被后续的级连TIA/LPF给滤除;为什么还需要这个步骤?是不是为了防止后续的TIA/LPF衰减不够,RF DC offset导致混出来的和本振频率一样的信号被ADC采集到混叠到低频带内,或者该信号泄露入IQ解调器的RF输入端再次和本振混频成DC直流信号,影响接收?

 

For TX Channel

我们知道对于TX通道仅仅存在有TX QEC校准选项:该选项是否已经包含了TX LO leakage校准的过程?我看到在TX QEC校准相关的寄存器中存在有TX DAC offsset寄存器,是不是意味着我们可以手动修改该寄存器的值,来优化TX LO leakage?

Untitled1.jpg

結果