已回答假定已回答

AD9254-輸入0V時,數位訊號輸出一半位元

Jing-Zun 在 2016-4-18 詢問的問題
最後回覆由Jing-Zun於2016-4-19提供

大家好

@

我使用的ADC 晶片是AD9254(類比轉數位14bit),採用Single ended輸入

在無輸入的情況下,Vin+、Vin-=0時,ADC會輸出16383/2的位元數(14bit = 16383)

有輸入時Vin+=0~1V(方波)、Vin-=0V(GND),在負緣0V的情況下,ADC也會輸出16383/2的位元數(14bit = 16383)

圖1可以看出,在我輸入的方波到負緣時可以看出ADC會輸出16383/2的位元數

使用示波器單端測試,也可以看出7~13bit都有在輸出

請問這是什麼原因,導致0~1V的訊號,被offset到-500mV~+500mV?(圖1的正緣是輸入500mV即飽和)

 

另外,圖3的最右欄有寫,在Programmable Reference下,Vp-p = 2*Vref

我的Vref=1V,Vp-p = 2V,假如我的訊號被拉至-500mV~500mV,不是不應該出現飽和狀態嗎?

 

以上問題,凡請各位幫忙,謝謝

 

我的規格如下:

Vref =1V (R2=1k、R1=1k)(圖3所示R2已改為1k)

Vin+ = 0~1V

Vin-直接接AGND(採用單端輸入)

DRVDD = 2.5V

AVDD = 1.8V

OEB = LOW

CSB = HIGH

SCLK/DFS = AGND(Binary)

SDIO/DCS = AVDD

 

SignalTap.jpg

電路圖.jpgSelect Mode.jpg

結果