已回答假定已回答

AD9914在非驻留高位模式下的输出信号幅度控制问题

Sunzeyue 在 2016-11-4 詢問的問題
最後回覆由Sunzeyue於2016-11-11提供

我现在使用贵公司的一款DDS芯片AD9914,采用非驻留高位的模式产生400MHz~960MHz的扫频信号,系统时钟2.4GHz,跳频间隔为2.8MHz,每个频点的保持时间为50ns,输出信号的频谱如附件所示,可以看出频谱的平坦度很差,在起点和终点频率会相差近10dB,请问引起这个问题可能有哪几种原因?另外如何控制非驻留模式下的输出信号幅度?请帮忙解决,谢谢~

寄存器配置

CFR1=0x01010308

CFR2=0x008CA800

CFR3=0x00400C27

CFR4=0x01052120

Digital Ramp Lower Limit=0x2AAAAAAA(寄存器地址0x04,400MHz)

Digital Ramp Upper Limit=0x66666666(寄存器地址0x05,960MHz)

Rising Digital Ramp stope=0x004C756B(寄存器地址0x06,2.8MHz)

Falling Digital Ramp stope=0x004C756B(寄存器地址0x07,2.8MHz)

Digital Ramp Rate Register=0x00050005(寄存器地址0x08,50ns)

Profile 0=0x0E660000(寄存器地址0x0C,幅度因子0.9)sweep.PNG

附件

結果