已回答假定已回答

AD9914的输出幅度控制问题

YAOZ 在 2017-4-29 詢問的問題
最後回覆由YAOZ於2017-6-6提供

ADI的专家们,你们好,我们在使用AD9914输出一千多个频点,PLL输出3.5GHz作为其参考时钟,用FPGA来控制,目前已实现频点的切换,在其基础上想对其幅度同时进行控制,根据产品手册,频率和幅度的改变通过两个直接模式周期,改变功能引脚设置来实现,因此对程序作了一点更改,结果频点都出不来了,不知什么原因,想问一下,我功能寄存器的配置如下,是否是正确的呢?

CFR1 = {1'b0,1'b0,6'd0,32'h00010300},

CFR2 = {1'b0,1'b0,6'd1,32'h00008900},

CFR4 = {1'b0,1'b0,6'd3,32'h01052120},

CFR4_1 = {1'b0,1'b0,6'd3,32'h00052120};

結果