已回答假定已回答

HMC7043的RF SYNC对CLKOUT的影响

Eric_yang 在 2017-10-16 詢問的問題
最後回覆由John.MW於2017-11-21提供

大家好,我最近在使用一款时钟管理芯片——HMC7043,我们希望输入CLKIN为240M,输入RFSYNCIN为625khz,输出同步的7路CLKOUT(240M),与7路连续的SCLKOUT(625hz)。

     现在的现象是,一旦输入RFSYNCIN是连续信号,就会导致输出的CLKOUT会混入625khz,每路CLKOUT(240M)受到严重干扰,使我后级器件的同步操作无法进行。我们使用FUNDAMENTAL MODE(基频模式),输出的CLKOUT也会受到输入RFSYNCIN的干扰。我们RFSYNCIN使能开关屏蔽,使用内部脉冲发生器模式,此时输出的CLKOUT(240M)与SCLKOUT(连续的625khz)均正常输出。

     我想请教一下,难道是我操作的错误吗,是不是HMC7043这款芯片的特性决定了RFSYNCIN不能给连续信号,而是应该给它一个脉冲控制操作。我花了大量时间用于这个验证,希望通过配置寄存器来让输出的CLKOUT不受连续的RF SYNC信号影响,也看过同系列HMC7044的资料,都不尽人意。希望使用过该芯片的朋友指点一下。

     谢谢!

結果