已回答假定已回答

AD9912杂散输出偏大的问题

zm84 在 2013-8-22 詢問的問題
最後回覆由ADI_Wei於2013-9-10提供

近日通过多次测试,发现AD9912的DAC输出端杂散比较大。望帮忙分析分析

 

环境条件如下:

1、3.3v,1.8v均为LDO电源供电;原理图参考的是官方提供的文件。

2、外部1G时钟输入,旁路内部PLL;

3、DAC输出接变压器及低通滤波器;power down CMOS和HSTL输出,disable  “S divider/2”功能

 

杂散描述:

1、比如单音输出230MHz时,有270MHz的杂散输出,幅度-47dBc(也有其它杂散,但270MHz这个最明显,比如2次谐波-50dBc)

2、比如单音输出240MHz时,有260MHz的杂散输出,幅度也在-47dBc左右

 

自我分析:

1、用频谱仪直接测量AD9912 DVDD1.8V电源输出端 Pin3、5、7 。有500MHz的频谱分量输出,与其它pin比幅度最大,达-38dBm。

2、怀疑AD9912内部存在无法关闭的固定2分频器,将sysclk 1GHz分频为500MHz;该500MHz与单音输出频率(比如230MHz)混频后产生了较大杂散(混出270MHz)。

 

请问:

如何才能能降低该杂散?有没有方法让AD9912内部不产生sysclk的2分频信号或降低该分频信号带来的干扰?

結果