已回答假定已回答

关于AD9783的reset电平的一些问题

meimingzi 在 2013-9-13 詢問的問題
最後回覆由ADI_Wei於2013-9-18提供

使用AD9783这个芯片时,最初将reset管脚拉高,不使用SPI功能时,数据可以输出,但是有多余频谱分量,怀疑是数据与采样时钟不同步所导致,尝试使用SMP功能对其进行调整,将reset管脚拉低,但此时按照芯片手册对SET和HLD进行设置构建array时,无论如何更改SET及HLD的值,SEEK值一直为1。此时将数据直接输出,观察不到信号输出。

问题: 1.  将reset管脚拉低后,除了使用0X00输出一个高脉冲对芯片进行软reset之外,其他的寄存器均为默认值,此时却观察不到输出。信号输出时,reset管脚不能为低还是对SPI的控制需要有什么顺序?(此时CSB及SCLK均为1,DOUT为0)

             2.  对array的构建,除了芯片手册上的要求以外,还需要注意什么才能正确的对SEEK进行观察么?

PS: 数据输出时钟频率为240MHz,SPI控制时钟频率为24MHz

結果