已回答假定已回答

利用ADF4001实现10MHz锁相输出

zhy0205飞翔 在 2014-1-20 詢問的問題
最後回覆由adi_yu於2014-1-28提供

PLL框图.bmp

      如图所示,要实现输入频率CLKIN和CLKIN_10M的 10MHz 锁相输出,CLKIN_10M为VCOCXO输出后经过其他电路处理后反馈回的10MHz,

PLL选用ADF4001,VCOCXO选用CONNOR WINFIELD的DOC020V-010.0M,利用ADIsimPLL软件如何来进行设计,主要为以下一些参数的计算设置。

比如:(1)0.1MHz的输入步进是否设置Phase Detector Freq=0.1MHz,  (2)VCOCXO的Control Voltage Range为0.3V-3V是否Charge Pump Vp=3V, (3)环路滤波器如何选择,有源还是无源,Loop bandwidth和Phase如何确定,(4)压控灵敏度Kv值根据什么来设置。

请各位大神详解,多谢。

結果