已回答假定已回答

ADI设计峰会讲义分享——数据转换:简化难题

ADIForum 員工 在 2014-5-6 詢問的問題
最後回覆由星 刘於2017-3-18提供

ADI首届设计峰会吸引了全国专业工程师的热烈关注和参与,相关主题技术研讨与交流获得了工程师的积极反响。小编经过努力,拿到其中部分的演讲PPT资料,将在论坛中以图文形式与大家分享,并提供完整的PDF资料下载。希望大家喜欢哦!

 

本讲义涉及以下主题内容

1.png

 

物理信号到电子信号的转换和处理

2.png

 

模拟域和数字域----为什么要转换为数信号

3.png

 

采用外部基准电压的基本ADC

QQ截图20140520172055.png

 

数据采样系统:采样和量

QQ截图20140520172141.png

 

单极性二进制代码,4位转换器

QQ截图20140520172224.png

 

双极性代码(4位转换器)

QQ截图20140520172234.png

 

最低有效位(LSB)的大小

QQ截图20140520172251.png

 

实际应用对数据转换器分辨率

QQ截图20140520172357.png

 

理想3DACADC的传递函数

QQ截图20140520172404.png

 

数据转换器的主要误差 (直流参数)

 

QQ截图20140520172454.png

数据转换器的主要误差 (交流参数)

QQ截图20140520172503.png

 

量化数据转换器动态性能

QQ截图20140520172600.png

 

量化与量化噪声

QQ截图20140520172611.png

 

码转换噪声与DNL的组合效应

QQ截图20140520172619.png

 

理想ADC采样:3种不同频率,采样结果相

QQ截图20140520172746.png

 

理想ADC采样:一旦采样,信息就会丢失

QQ截图20140520172756.png

 

奈奎斯特准则

QQ截图20140520172803.png

 

模拟信号f a (采样时钟f s )具有镜像(混叠),具体位于| ±Kf s ±f a | ,其中K = 1 、2 ...

 

QQ截图20140520173002.png

过采样降低对基带抗混叠滤波的要

QQ截图20140520173014.png

 

数据转换器采用差分模拟输入口的

QQ截图20140520173022.png

 

在+5V 应用中ADA4941 驱动AD7690 18 位PulSAR®ADC

QQ截图20140520173153.png

 

仔细确定降噪滤波器的位置

减少运算放大器噪声的影响

 

QQ截图20140520173206.png

ADA4937-1 在+5V 直流耦合应用中驱动AD6645

QQ截图20140520173218.png

 

缓冲和无缓冲差分ADC输入结构

QQ截图20140520173348.png

 

缓冲和无缓冲输入ADC的输入阻抗模型

 

QQ截图20140520173356.png

 

无缓冲CMOS ADC(AD9236 12 位、80 MSPS )在采样模式和保持模式下的串联输入阻抗

 

QQ截图20140520173404.png

谐振匹配的基本原理

QQ截图20140520173709.png

 

添加匹配模拟抗混叠滤波器网络前后

 

QQ截图20140520173716.png

相对于ADC输入测量有效孔径延时

QQ截图20140520173723.png

 

孔径抖动和采样时钟抖动的影响

QQ截图20140520174309.png

 

抖动引起的理论SNRENOB与满量程正弦波模拟输入频

 

QQ截图20140520174319.png

正确去耦时AD9445评估板的SNR

 

QQ截图20140520174329.png

从模拟电源去除电容后AD9445SNR

 

QQ截图20140520174450.png

从数字电源去除电容后AD9445SNR

 

QQ截图20140520174458.png

ADC基准电压

QQ截图20140520174617.png

 

基准电压源比较

QQ截图20140520174624.png

 

ADC基准电压

QQ截图20140520174632.png

 

ADIsimADC

QQ截图20140520174742.png

 

ADIsimADC

 

QQ截图20140520174751.png

VisualAnalog

 

QQ截图20140520174758.png

SPI控制器

QQ截图20140520174957.png

 

模拟转电子信号处理

QQ截图20140520175005.png

 

DAC信号结构

QQ截图20140520175017.png

 

DAC sin x/x滚降

(幅度归一化)

 

QQ截图20140520175203.png

需要LPF来抑制镜像频率

 

QQ截图20140520175209.png

插值

50.jpg

标准DAC的最大输出频率是FCLOCK 2(奈奎斯特速率)。

在插值DAC中,数字插值滤波器和PLL时钟倍频器用于将DAC的输入数据速率变为时钟速率的x倍。

xFSIGNAL处产生镜像,使正弦函数更平滑,并简化滤波器要求和数字接口。

AD9122 TxDAC ® 16 位 DAC

52.jpg

过采样插值TxDAC ® 的简化框图

54.jpg

結果