已回答假定已回答

AD9513和AD9517输出频谱的相关问题?

vdsl 在 2014-6-16 詢問的問題
最後回覆由vdsl於2014-6-18提供

板卡采用一片AD9513和两片AD9517-0。

实际连接关系为10MHz晶振通过AD9513分为两路LVDS的10MHz差分分别送往两片AD9517-0。

两片AD9517都使用了内部PLL+内部VCO,鉴相频率为10MHz,VCO=2.8GHz,环路滤波器按照软件默认设置(二阶),AD9517输出频率范围50MHz-300MHz。

用频谱仪测量各个AD9517时钟输出管脚的频谱,发现不管时钟频率是多少,在其时钟频点的两侧大约±20多KHz有谐波分量,和时钟频点幅度差只有50-55dBc,时钟频率越高,谐波分量越大,相噪远远达不到要求。±40多KHz也有谐波分量,但是已经大于60dBc。

测量10MHz晶振的频谱,在频谱仪上显示频谱良好,10MHz信号旁未见有以上谐波分量,噪底很平坦,远大于70dBc。

测量AD9513的输出部分频谱,发现有以上谐波分量,幅度差也只有50多dBc。

 

现在需要改版,谐波和杂散指标需达到70dBc。

初步怀疑是电源引起,板卡采用DC/DC供电,开关频率1-3MHz。

改版拟采用LDO供电,不知道是否能彻底解决问题,在此请教下大家。

最好能推荐下LDO电源。

谢谢。

結果