已回答假定已回答

求助!!!关于ADF4351小数分频下 相位重调整的问题!

balder_z 在 2014-9-18 詢問的問題
最後回覆由adi_yu於2014-9-24提供

各位大神:

       我最近在使用ADF4351时遇到一个很棘手的问题,没有实现手册上标称性能,不知道问题出在哪儿,请各位不吝赐教。

analogchina-adminengineerzone.adminadi_appleadi_yu

现象描述:

         在我的项目中,需要实现964.48MHz的频率,同时保证输出的频率与参考10MHz 有固定的相位延时关系,每次上电状态要一致。 然而,我现在只能保证10Mhz的整数倍频率输出时,相位固定延时关系。按照手册进行小数分频的设置时,将Register1 DB28位置1(禁止VCO频段选择)后,ADF4351不锁定,输出1.07Ghz的错误频率。此时测试R counter 输出正常10Mhz , 测试N counter 输出异常,没有频率。

问题:

1. ADF4351在小数分频模式下,时候能够保证输出时钟与参考时钟的固定相位关系?

2.为什么我一设置 Register1 DB28=1 时钟就不锁定?

 

 

附:具体设置

      INT=96

      FRAC =448

      MOD =1000

      PHASE=1

      PRESCALER=1

      PHASE ADJ=1

      CLOCK DIVIDER VALUE=150

      CLK DIV MODE =2'b10

     FEEDBACK SELECT=0

      RF DIVIDER =4

結果