已回答假定已回答

求帮助,关于运放、ADC与FPGA模数混合电路电源对ADC性能影响问题?

speedspark 在 2014-12-20 詢問的問題
最後回覆由adi_susan於2014-12-24提供

我目前正在做一个项目,电路的输入电源是+5V ,-5V。 模拟信号为双极性输入,-2.5V ~+2.5V,需要经AD 采样(采样率1M)送FPGA和DSP进行处理。考虑到系统的功耗,在FPGA供电电源的选择上我选择集成SWIFT DCDC调节器,分别为FPGA和DSP 提供1.2V 内核电压以及3.3V IO电压 。

 

 

目前我拿不准的是,如果直接用+5V ,-5V直接给运算放大器和ADC 供电,是否会影响模拟电路的正常工作(本设计对精度和SNR要求I较高)?,我担心数字电路负载变化导致通过开关稳压器间接对+5V输入端带来影响,从而影响模拟电路性能。

 

 

我也考虑将+5V ,-5V先分别boost到正负7V或者正负12V,然后再用LDO稳压到正负5V的解决方案 ,但是电路空间受限,很是棘手。如果选用这种方案,有什么推荐的器件解决方案吗。

 

 

再有,如果空间还是受限,那么我能否通过EMI滤波器来解决问题呢?具体设想是+5V 通过EMI 滤波器变成+5VD,+5VDA再通过开关稳压器变成1.2V ,3.3V给数字电路供电;同时+5V通过EMI 滤波器变成+5VA,给模拟电路供电。

 

 

希望专家、同行指点迷津!多谢!

結果