已回答假定已回答

使用zed+adfmcomms4实现通信的速率问题

qijiemily 在 2015-3-5 詢問的問題
最後回覆由ADI_Wei於2015-3-13提供

官网例程中

/* Rate & BW Control */
{983040000, 245760000, 122880000, 61440000, 30720000, 30720000},//uint32_trx_path_clock_frequencies[6] *** adi,rx-path-clock-frequencies
{983040000, 122880000, 122880000, 61440000, 30720000, 30720000},//uint32_ttx_path_clock_frequencies[6] *** adi,tx-path-clock-frequencies

收发通路的时钟分别是BPLL,ADC_CLK, R2_CLK,R1_CLK,CLKRF_CLK和RX_sample_CLK。

1)请问数据速率,DAC时钟,采样率和发送滤波器速率的关系?

非常感谢解答,已经被考虑不通 的问题愁死了

結果